DE1-SoC 이긴 한데 LE가 충분하다면야 몇개 한번 생성해서 따라봐야겠다.
[링크 : https://www.youtube.com/watch?v=O54sJjSjq60]
+
Hardware Design Specifications Board support Altera Cyclone® III 3C120 FPGA development board Nios II/f processor cores, debug-enabled, with 4-KB instruction cache and 2-KB data cache: 6 System timers: 6 On-chip RAM: 64 KB JTAG UART peripherals: 6 Mutex peripherals: 5 System ID peripheral: 1 |
Cyclone 3에 Nios2/f를 6개 박아 넣네.. 공부하기 좋은 예제일듯
[링크 : https://www.altera.com/.../embedded/nios-ii/exm-multi-nios2-hardware.html]
'embeded > FPGA - ALTERA' 카테고리의 다른 글
risc-v fpga (0) | 2018.01.20 |
---|---|
RNG using fpga race condition (0) | 2018.01.20 |
de0-nano-soc 와 de10-nano 비교 (0) | 2018.01.16 |
아 몰라 fpga/bitcoin 포기 (0) | 2018.01.12 |
de0-nano + rpi2 채굴? (0) | 2018.01.10 |